MCIMX6U6AVM08AC NXP
Tilgængelig |
MCIMX6U6AVM08AC NXP
De i.MX 6Solo/6DualLite-processorer er baseret på Arm Cortex-A9 MPCore Platform, som har følgende funktioner:
• i.MX 6Solo understøtter enkeltarms Cortex-A9 MPCore (med TrustZone)
• i.MX 6DualLite understøtter dobbelt arm Cortex-A9 MPCore (med TrustZone)
• Kernekonfigurationen er symmetrisk, hvor hver kerne indeholder:
— 32 KByte L1 Instruktionscache
— 32 KByte L1 Data Cache
— Privat timer og vagthund
— Cortex-A9 NEON MPE (Media Processing Engine) co-processor
Arm Cortex-A9 MPCore-komplekset omfatter:
• General Interrupt Controller (GIC) med 128 interrupt-understøttelse
• Global timer
• Snoop kontrolenhed (SCU)
• 512 KB samlet I/D L2-cache:
— Brugt af en kerne i i.MX 6Solo
— Deles af to kerner i i.MX 6DualLite
• To Master AXI bus-grænseflader output af L2-cache
• Frekvens af kernen (inklusive NEON- og L1-cache), jf. tabel 8.
• NEON MPE-coprocessor
— SIMD Media Processing Arkitektur
— NEON-registerfil med 32x64-bit registre til generelle formål
— NEON Heltalsudførelsespipeline (ALU, Shift, MAC)
— NEON dual, enkeltpræcisions floating point execute pipeline (FADD, FMUL)
— NEON-rørledning til last/opbevaring og permutering
Hukommelsessystemet på SoC-niveau består af følgende ekstra komponenter:
— Boot ROM, inkl. HAB (96 KB)
— Intern multimedie/delt RAM med hurtig adgang (OCRAM, 128 KB)
— Sikker/ikke-sikker RAM (16 KB)
De i.MX 6Solo/6DualLite-processorer er baseret på Arm Cortex-A9 MPCore Platform, som har følgende funktioner:
• i.MX 6Solo understøtter enkeltarms Cortex-A9 MPCore (med TrustZone)
• i.MX 6DualLite understøtter dobbelt arm Cortex-A9 MPCore (med TrustZone)
• Kernekonfigurationen er symmetrisk, hvor hver kerne indeholder:
— 32 KByte L1 Instruktionscache
— 32 KByte L1 Data Cache
— Privat timer og vagthund
— Cortex-A9 NEON MPE (Media Processing Engine) co-processor
Arm Cortex-A9 MPCore-komplekset omfatter:
• General Interrupt Controller (GIC) med 128 interrupt-understøttelse
• Global timer
• Snoop kontrolenhed (SCU)
• 512 KB samlet I/D L2-cache:
— Brugt af en kerne i i.MX 6Solo
— Deles af to kerner i i.MX 6DualLite
• To Master AXI bus-grænseflader output af L2-cache
• Frekvens af kernen (inklusive NEON- og L1-cache), jf. tabel 8.
• NEON MPE-coprocessor
— SIMD Media Processing Arkitektur
— NEON-registerfil med 32x64-bit registre til generelle formål
— NEON Heltalsudførelsespipeline (ALU, Shift, MAC)
— NEON dual, enkeltpræcisions floating point execute pipeline (FADD, FMUL)
— NEON-rørledning til last/opbevaring og permutering
Hukommelsessystemet på SoC-niveau består af følgende ekstra komponenter:
— Boot ROM, inkl. HAB (96 KB)
— Intern multimedie/delt RAM med hurtig adgang (OCRAM, 128 KB)
— Sikker/ikke-sikker RAM (16 KB)
Sørg for, at dine kontaktoplysninger er korrekte. Din meddelelsen vil sendes direkte til modtageren/modtagerne og vil ikke vises offentligt. Vi vil aldrig distribuere eller sælge din personlig oplysninger til tredjeparter uden din udtrykkelige tilladelse.