S912XEG128W1MAL NXP
Tilgængelig |
S912XEG128W1MAL NXP
• 16-bit CPU12X
— Opadkompatibel med MC9S12-instruktionssættet med undtagelse af fem Fuzzy-instruktioner (MEM, WAV, WAVR, REV, REVW), som er blevet fjernet
— Forbedret indekseret adressering
— Adgang til store datasegmenter uafhængigt af PPAGE
• INT (interrupt-modul)
— Otte niveauer af indlejrede afbrydelser
— Fleksibel tildeling af afbrydelseskilder til hvert afbrydelsesniveau.
— Ekstern afbrydelse med høj prioritet, der ikke kan maskeres (XIRQ)
— Intern ikke-maskerbar afbrydelse af hukommelsesbeskyttelsesenhed med høj prioritet
— Op til 24 ben på portene J, H og P, der kan konfigureres som afbrydelser af stigende eller faldende kanter
• EBI (ekstern busgrænseflade) (kun tilgængelig i 208-pin og 144-pin pakker)
— Op til fire chipvalgsudgange til at vælge 16K, 1M, 2M og op til 4MByte adresserum
— Hver chipvalgsudgang kan konfigureres til at fuldføre transaktionen ved enten timeout for en af de to ventetilstandsgeneratorer eller deassertion af EWAIT-signal
• MMC (kontrol af modulkortlægning)
• DBG (fejlretningsmodul)
— Overvågning af CPU- og/eller XGATE-busser med anmodninger om brudpunkt af tag- eller force-type
— 64 x 64-bit cirkulær sporingsbuffer registrerer oplysninger om ændring af flow eller hukommelsesadgang
• BDM (baggrundsfejlfindingstilstand)
• MPU (hukommelsesbeskyttelsesenhed)
— 8 adresseregioner, der kan defineres pr. aktiv programopgave
— Granularitet for adresseinterval helt ned til 8 byte
— Ingen skrivning/ingen udførelse af beskyttelsesattributter
— Ikke-maskerbar afbrydelse ved adgangsovertrædelse
• XGATE
— Programmerbart, højtydende I/O-hjælpeprocessormodul
— Overfører data til eller fra alle eksterne enheder og RAM uden CPU-indgriben eller CPU-ventetilstande
— Udfører logiske, skift, aritmetiske og bitoperationer på data
— Kan afbryde HCS12X CPU-signaloverførselsafslutningen
— Udløsere fra ethvert hardwaremodul såvel som fra CPU'en muligt
— To afbrydelsesniveauer til service af højt prioriterede opgaver
— Hardwareunderstøttelse af initialisering af stakmarkører
• OSC_LCP (oscillator)
- Lav effekt sløjfekontrol Pierce oscillator ved hjælp af en 4MHz til 16MHz krystal
— God støjimmunitet
- Full-swing Pierce-mulighed ved hjælp af en 2MHz til 40MHz krystal
— Transkonduktansdimensioneret for optimal opstartsmargen for typiske krystaller
• IPLL (internt filtreret, frekvensmoduleret faselåst sløjfe-urgenerering)
— Ingen eksterne komponenter påkrævet
— Konfigurerbar mulighed for at sprede spektrum for reduceret EMC-stråling (frekvensmodulation)
• 16-bit CPU12X
— Opadkompatibel med MC9S12-instruktionssættet med undtagelse af fem Fuzzy-instruktioner (MEM, WAV, WAVR, REV, REVW), som er blevet fjernet
— Forbedret indekseret adressering
— Adgang til store datasegmenter uafhængigt af PPAGE
• INT (interrupt-modul)
— Otte niveauer af indlejrede afbrydelser
— Fleksibel tildeling af afbrydelseskilder til hvert afbrydelsesniveau.
— Ekstern afbrydelse med høj prioritet, der ikke kan maskeres (XIRQ)
— Intern ikke-maskerbar afbrydelse af hukommelsesbeskyttelsesenhed med høj prioritet
— Op til 24 ben på portene J, H og P, der kan konfigureres som afbrydelser af stigende eller faldende kanter
• EBI (ekstern busgrænseflade) (kun tilgængelig i 208-pin og 144-pin pakker)
— Op til fire chipvalgsudgange til at vælge 16K, 1M, 2M og op til 4MByte adresserum
— Hver chipvalgsudgang kan konfigureres til at fuldføre transaktionen ved enten timeout for en af de to ventetilstandsgeneratorer eller deassertion af EWAIT-signal
• MMC (kontrol af modulkortlægning)
• DBG (fejlretningsmodul)
— Overvågning af CPU- og/eller XGATE-busser med anmodninger om brudpunkt af tag- eller force-type
— 64 x 64-bit cirkulær sporingsbuffer registrerer oplysninger om ændring af flow eller hukommelsesadgang
• BDM (baggrundsfejlfindingstilstand)
• MPU (hukommelsesbeskyttelsesenhed)
— 8 adresseregioner, der kan defineres pr. aktiv programopgave
— Granularitet for adresseinterval helt ned til 8 byte
— Ingen skrivning/ingen udførelse af beskyttelsesattributter
— Ikke-maskerbar afbrydelse ved adgangsovertrædelse
• XGATE
— Programmerbart, højtydende I/O-hjælpeprocessormodul
— Overfører data til eller fra alle eksterne enheder og RAM uden CPU-indgriben eller CPU-ventetilstande
— Udfører logiske, skift, aritmetiske og bitoperationer på data
— Kan afbryde HCS12X CPU-signaloverførselsafslutningen
— Udløsere fra ethvert hardwaremodul såvel som fra CPU'en muligt
— To afbrydelsesniveauer til service af højt prioriterede opgaver
— Hardwareunderstøttelse af initialisering af stakmarkører
• OSC_LCP (oscillator)
- Lav effekt sløjfekontrol Pierce oscillator ved hjælp af en 4MHz til 16MHz krystal
— God støjimmunitet
- Full-swing Pierce-mulighed ved hjælp af en 2MHz til 40MHz krystal
— Transkonduktansdimensioneret for optimal opstartsmargen for typiske krystaller
• IPLL (internt filtreret, frekvensmoduleret faselåst sløjfe-urgenerering)
— Ingen eksterne komponenter påkrævet
— Konfigurerbar mulighed for at sprede spektrum for reduceret EMC-stråling (frekvensmodulation)
Sørg for, at dine kontaktoplysninger er korrekte. Din meddelelsen vil sendes direkte til modtageren/modtagerne og vil ikke vises offentligt. Vi vil aldrig distribuere eller sælge din personlig oplysninger til tredjeparter uden din udtrykkelige tilladelse.