FS32K148UJT0VLLT NXP
Tilgængelig
FS32K148UJT0VLLT NXP
• Driftsegenskaber
– Spændingsområde: 2.7 V til 5.5 V
– Omgivelsestemperaturområde: -40 °C til 105 °C for HSRUN-tilstand, -40 °C til 150 °C for RUN-tilstand
• Arm™ Cortex-M4F/M0+ kerne, 32-bit CPU
– Understøtter op til 112 MHz frekvens (HSRUN-tilstand) med 1.25 Dhrystone MIPS pr. MHz
– Arm Core baseret på Armv7-arkitekturen og Thumb-2® ISA
– Integreret digital signalprocessor (DSP)
– Konfigurerbar indlejret vektorafbrydelsescontroller (NVIC)
– Enkelt præcisionsflydende kommaenhed (FPU)
• Ur-grænseflader
– 4 - 40 MHz hurtig ekstern oscillator (SOSC) med op til 50 MHz DC eksternt firkantet indgangsur i ekstern clock-tilstand
– 48 MHz hurtig intern RC-oscillator (FIRC)
– 8 MHz langsom intern RC-oscillator (SIRC)
– 128 kHz laveffektoscillator (LPO)
– Op til 112 MHz (HSRUN) System Phased Lock Loop (SPLL)
– Op til 20 MHz TCLK og 25 MHz SWD_CLK – 32 kHz Real Time Counter eksternt ur (RTC_CLKIN)
• Strømstyring
– Laveffekt Arm Cortex-M4F/M0+ kerne med fremragende energieffektivitet
– Power Management Controller (PMC) med flere strømtilstande: HSRUN, RUN, STOP, VLPR og VLPS. Bemærk: CSEc (Security) eller EEPROM-skrivning/sletning vil udløse fejlflag i HSRUN-tilstand (112 MHz), fordi denne use case ikke må udføres samtidigt. Enheden skal skifte til RUN-tilstand (80 MHz) for at udføre CSEc (sikkerhed) eller EEPROM-skrivninger/sletning.
– Clock-port og laveffektdrift understøttes på specifikke perifere enheder.
• Hukommelse og hukommelse grænseflader
– Op til 2 MB programflashhukommelse med ECC
– 64 KB FlexNVM til dataflashhukommelse med ECC- og EEPROM-emulering. Bemærk: CSEc (Security) eller EEPROM-skrivning/sletning vil udløse fejlflag i HSRUN-tilstand (112 MHz), fordi denne use case ikke må udføres samtidigt. Enheden skal skifte til RUN-tilstand (80 MHz) for at udføre CSEc (sikkerhed) eller EEPROM-skrivninger/sletning.
– Op til 256 KB SRAM med ECC
– Op til 4 KB FlexRAM til brug som SRAM- eller EEPROM-emulering
– Op til 4 KB kodecache for at minimere ydeevnepåvirkningen af hukommelsesadgangstider
– QuadSPI med HyperBus-understøttelse™
• Analog med blandet signal
– Op til to 12-bit analog-til-digital-konverter (ADC) med op til 32 kanals analoge indgange pr. modul
– En analog komparator (CMP) med intern 8-bit digital til analog konverter (DAC)
• Fejlfinding funktionalitet
– Seriel ledning JTAG Fejlfindingsport (SWJ-DP) kombinerer
– Fejlfinding af vagtpunkt og sporing (DWT)
– Instrumentation Trace Macrocell (ITM)
– Test Port Interface Unit (TPIU)
– Flash Patch og Breakpoint (FPB) enhed
• Menneske-maskine-grænseflade (HMI)
– Op til 156 GPIO-ben med afbrydelsesfunktionalitet
– Ikke-maskerbar afbrydelse (NMI)
• Kommunikationsgrænseflader
– Op til tre Low Power Universal Asynchronous Receiver/Transmitter (LPUART/LIN) moduler med DMA-understøttelse og lav strømtilgængelighed
– Op til tre LPSPI-moduler (Low Power Serial Peripheral Interface) med DMA-understøttelse og lav strømtilgængelighed
– Op til to LPI2C-moduler (Low Power Inter-Integrated Circuit) med DMA-understøttelse og lav strømtilgængelighed
– Op til tre FlexCAN-moduler (med valgfri CAN-FD-understøttelse)
– FlexIO-modul til emulering af kommunikationsprotokoller og perifere enheder (UART, I2C, SPI, I2S, LIN, PWM osv.).
– Op til et 10/100 Mbps Ethernet med IEEE1588 understøttelse og to SAI-moduler (Synchronous Audio Interface).
• Sikkerhed og tryghed – Cryptographic Services Engine (CSEc) implementerer et omfattende sæt kryptografiske funktioner som beskrevet i SHE (Secure Hardware Extension) Functional Specification. Bemærk: CSEc (Security) eller EEPROM-skrivning/sletning vil udløse fejlflag i HSRUN-tilstand (112 MHz), fordi denne use case ikke må udføres samtidigt. Enheden skal skifte til RUN-tilstand (80 MHz) for at udføre CSEc (sikkerhed) eller EEPROM-skrivninger/sletning.
– 128-bit unikt identifikationsnummer (ID)
– Fejlkorrigerende kode (ECC) på flash- og SRAM-hukommelser
– Beskyttelsesenhed til systemhukommelse (System MPU)
– Modul til cyklisk redundanskontrol (CRC)
– Intern vagthund (WDOG)
– Eksternt Watchdog-monitor (EWM) modul
• Timing og kontrol
– Op til otte uafhængige 16-bit FlexTimers (FTM) moduler, der tilbyder op til 64 standardkanaler (IC/OC/PWM)
– En 16-bit Low Power Timer (LPTMR) med fleksibel opvågningskontrol
– To programmerbare forsinkelsesblokke (PDB) med fleksibelt udløsersystem
– En 32-bit Low Power Interrupt Timer (LPIT) med 4 kanaler
– 32-bit realtidstæller (RTC)
•Pakke
– 32-benet QFN, 48-benet LQFP, 64-benet LQFP, 100-bens LQFP, 100-bens MAPBGA, 144-bens LQFP, 176-bens LQFP-pakkemuligheder
• 16-kanals DMA med op til 63 anmodningskilder ved hjælp af DMAMUX
• Driftsegenskaber
– Spændingsområde: 2.7 V til 5.5 V
– Omgivelsestemperaturområde: -40 °C til 105 °C for HSRUN-tilstand, -40 °C til 150 °C for RUN-tilstand
• Arm™ Cortex-M4F/M0+ kerne, 32-bit CPU
– Understøtter op til 112 MHz frekvens (HSRUN-tilstand) med 1.25 Dhrystone MIPS pr. MHz
– Arm Core baseret på Armv7-arkitekturen og Thumb-2® ISA
– Integreret digital signalprocessor (DSP)
– Konfigurerbar indlejret vektorafbrydelsescontroller (NVIC)
– Enkelt præcisionsflydende kommaenhed (FPU)
• Ur-grænseflader
– 4 - 40 MHz hurtig ekstern oscillator (SOSC) med op til 50 MHz DC eksternt firkantet indgangsur i ekstern clock-tilstand
– 48 MHz hurtig intern RC-oscillator (FIRC)
– 8 MHz langsom intern RC-oscillator (SIRC)
– 128 kHz laveffektoscillator (LPO)
– Op til 112 MHz (HSRUN) System Phased Lock Loop (SPLL)
– Op til 20 MHz TCLK og 25 MHz SWD_CLK – 32 kHz Real Time Counter eksternt ur (RTC_CLKIN)
• Strømstyring
– Laveffekt Arm Cortex-M4F/M0+ kerne med fremragende energieffektivitet
– Power Management Controller (PMC) med flere strømtilstande: HSRUN, RUN, STOP, VLPR og VLPS. Bemærk: CSEc (Security) eller EEPROM-skrivning/sletning vil udløse fejlflag i HSRUN-tilstand (112 MHz), fordi denne use case ikke må udføres samtidigt. Enheden skal skifte til RUN-tilstand (80 MHz) for at udføre CSEc (sikkerhed) eller EEPROM-skrivninger/sletning.
– Clock-port og laveffektdrift understøttes på specifikke perifere enheder.
• Hukommelse og hukommelse grænseflader
– Op til 2 MB programflashhukommelse med ECC
– 64 KB FlexNVM til dataflashhukommelse med ECC- og EEPROM-emulering. Bemærk: CSEc (Security) eller EEPROM-skrivning/sletning vil udløse fejlflag i HSRUN-tilstand (112 MHz), fordi denne use case ikke må udføres samtidigt. Enheden skal skifte til RUN-tilstand (80 MHz) for at udføre CSEc (sikkerhed) eller EEPROM-skrivninger/sletning.
– Op til 256 KB SRAM med ECC
– Op til 4 KB FlexRAM til brug som SRAM- eller EEPROM-emulering
– Op til 4 KB kodecache for at minimere ydeevnepåvirkningen af hukommelsesadgangstider
– QuadSPI med HyperBus-understøttelse™
• Analog med blandet signal
– Op til to 12-bit analog-til-digital-konverter (ADC) med op til 32 kanals analoge indgange pr. modul
– En analog komparator (CMP) med intern 8-bit digital til analog konverter (DAC)
• Fejlfinding funktionalitet
– Seriel ledning JTAG Fejlfindingsport (SWJ-DP) kombinerer
– Fejlfinding af vagtpunkt og sporing (DWT)
– Instrumentation Trace Macrocell (ITM)
– Test Port Interface Unit (TPIU)
– Flash Patch og Breakpoint (FPB) enhed
• Menneske-maskine-grænseflade (HMI)
– Op til 156 GPIO-ben med afbrydelsesfunktionalitet
– Ikke-maskerbar afbrydelse (NMI)
• Kommunikationsgrænseflader
– Op til tre Low Power Universal Asynchronous Receiver/Transmitter (LPUART/LIN) moduler med DMA-understøttelse og lav strømtilgængelighed
– Op til tre LPSPI-moduler (Low Power Serial Peripheral Interface) med DMA-understøttelse og lav strømtilgængelighed
– Op til to LPI2C-moduler (Low Power Inter-Integrated Circuit) med DMA-understøttelse og lav strømtilgængelighed
– Op til tre FlexCAN-moduler (med valgfri CAN-FD-understøttelse)
– FlexIO-modul til emulering af kommunikationsprotokoller og perifere enheder (UART, I2C, SPI, I2S, LIN, PWM osv.).
– Op til et 10/100 Mbps Ethernet med IEEE1588 understøttelse og to SAI-moduler (Synchronous Audio Interface).
• Sikkerhed og tryghed – Cryptographic Services Engine (CSEc) implementerer et omfattende sæt kryptografiske funktioner som beskrevet i SHE (Secure Hardware Extension) Functional Specification. Bemærk: CSEc (Security) eller EEPROM-skrivning/sletning vil udløse fejlflag i HSRUN-tilstand (112 MHz), fordi denne use case ikke må udføres samtidigt. Enheden skal skifte til RUN-tilstand (80 MHz) for at udføre CSEc (sikkerhed) eller EEPROM-skrivninger/sletning.
– 128-bit unikt identifikationsnummer (ID)
– Fejlkorrigerende kode (ECC) på flash- og SRAM-hukommelser
– Beskyttelsesenhed til systemhukommelse (System MPU)
– Modul til cyklisk redundanskontrol (CRC)
– Intern vagthund (WDOG)
– Eksternt Watchdog-monitor (EWM) modul
• Timing og kontrol
– Op til otte uafhængige 16-bit FlexTimers (FTM) moduler, der tilbyder op til 64 standardkanaler (IC/OC/PWM)
– En 16-bit Low Power Timer (LPTMR) med fleksibel opvågningskontrol
– To programmerbare forsinkelsesblokke (PDB) med fleksibelt udløsersystem
– En 32-bit Low Power Interrupt Timer (LPIT) med 4 kanaler
– 32-bit realtidstæller (RTC)
•Pakke
– 32-benet QFN, 48-benet LQFP, 64-benet LQFP, 100-bens LQFP, 100-bens MAPBGA, 144-bens LQFP, 176-bens LQFP-pakkemuligheder
• 16-kanals DMA med op til 63 anmodningskilder ved hjælp af DMAMUX
Sørg for, at dine kontaktoplysninger er korrekte. Din meddelelsen vil sendes direkte til modtageren/modtagerne og vil ikke vises offentligt. Vi vil aldrig distribuere eller sælge din personlig oplysninger til tredjeparter uden din udtrykkelige tilladelse.